This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDC3RL02:主时钟输入(MCLK_IN)的规格

Guru**** 2582405 points
Other Parts Discussed in Thread: CDC3RL02

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/724919/cdc3rl02-the-specification-of-master-clock-input-mclk_in

器件型号:CDC3RL02

上一篇文章指出、CDC3RL02可以接收交流耦合信号。 在这种情况下、预期的时钟输出范围是多少? 我们确实观察到交流耦合时钟输入时、时钟输出端的负电压。  

不过、数据表中的第7.3节显示了最小值为0V 时的 CLK_OUT。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    假设器件可以接受交流耦合输入、这可能是不正确的。 您能否应用直流耦合输入 CDC3RL02并报告您在输出端观察到的情况?

    此致、
    通道
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    进入 MCLK_IN 的直流耦合输入信号-我们未观察到任何异常。
    进入 MCLK_IN 的交流耦合输入信号(摆幅介于-0.58V 至+0.51V 之间)-我们观察到输出摆幅低于0V (摆幅介于-0.9至+0.9V 之间)。

    根据数据表、-0.3V 是绝对最小输入。

    但是从您之前的主题中,您会说:
    "您可以向 MCLK_IN 应用交流耦合信号。 如图11所示、MCLK_IN 引脚上包含交流耦合电容器、因此 CDC3RL02也将接受直流耦合输入。"

    但是、您在2018年9月4日回答:
    "假设器件可以接受交流耦合输入可能是错误的。 您能否应用直流耦合输入 CDC3RL02并报告您在输出端观察到的情况? "

    请帮助确认。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    根据您的实验结果、我之前的回答似乎不正确、因此不应将交流耦合输入与此器件一起使用。 如果您观察到输出端的负电压、则可能会导致性能下降或器件损坏。

    遗憾的是、我不是该部分的专家、我之前的答复是基于我在该器件方面的有限经验。 经过进一步调查、我们没有任何数据表明该器件可以接受交流耦合输入。

    此致、
    通道
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我认为这个技术论坛应该为我们提供准确的信息、但您的回复似乎不是这样。


    我希望该产品的专家和 PIC 能回答相关问题、因为答案不准确会导致设计缺陷。