This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:完成数字锁定需要多长时间?

Guru**** 2542630 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1183405/lmk04832-how-long-time-need-to-finish-digital-lock

器件型号:LMK04832

大家好、

在数据表8.3.7中、它描述了数字锁定检测的流程。  锁定检测计数达到用户指定值 PLL1_DLD_CNT 或 PLL2_DLD_CNT 需要多长时间? 或者一个相位比较需要多长时间? 是否有任何规格可用于计算数字锁定检测流程的时间?

谢谢!
Rayna

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rayna、

    要确定达到用户指定值所需的时间、请将 PLLX_DLD_CNT 除以每个 PLL 的 PFD (最小数字锁定时间= PLLX_DLD_CNT/PFD_X、其中 X = PLL1或 PLL2)。 您可以在数据表的第90页上找到更多信息。 希望这对您有所帮助!

    祝你好运、

    Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andrea:

    感谢您的回复!

    在数据表中、示例是 PLL2最小锁定时间= 10000/40MHz;我的问题是、Fpd2=320MHz、如规范所述、为什么在第90页中使用40MHz 作为 PFD_2?  它应该使用320MHz 吗?

    B&R、

    Rayna

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Rayna、

    数据表中的这些数字只是我们的用户了解如何计算最短锁定时间的示例。 这些数字与数据表中的任何其他内容无关。 希望这对您有所帮助。

    祝你好运、

    Andrea