This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:锁定时间

Guru**** 2561790 points
Other Parts Discussed in Thread: PLLATINUMSIM-SW

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/747525/lmx2594-lock-time

器件型号:LMX2594
主题中讨论的其他器件:PLLATINUMSIM-SW

您好!  

我们正在尝试解决以下有关开关/编程速度的问题。  我已经使用 TI PLL 工具估算了环路稳定时间、但我们不确定总的"变化频率"时间:

问题1.  我们可以使用 SPI 总线以多快的速度将数据从上计时?  我们对一整套寄存器进行编程的速度有多快?

问题2.  更新频率(Frac-N 和分频器)需要多少(子集)个寄存器

问题3.  VCO 校准是如何工作的。  这是自动的吗?  需要多长时间?

问题4.  对于"更改频率"时间、我们还需要了解什么?

例如、假设我们希望从1GHz 更改为10GHz、涉及不同的 Frac-N 分频器、输出分频器、VCO。  所有这些都会以多快的速度趋稳。 (大约环路带宽为350kHz)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    问题1. 我们可以使用 SPI 总线以多快的速度将数据从上计时? 我们对一整套寄存器进行编程的速度有多快?
    75MHz 是最大写入速度。 那么、大约3个寄存器。 对于112个寄存器、112/3 ~ 37us。
    但是从冷上电开始、我建议对所有寄存器进行编程、等待10ms、然后对寄存器 R0进行重新编程、以进行正确校准。

    问题2. 更新频率(Frac-N 和分频器)需要多少(子集)个寄存器
    至少为1、FCAL_EN (R0)、但也可能会更改 PLL_N 和 PLL_NUM。 因此可能有3个寄存器。
    此外还有 MASK_ORDER、CHDIV 和 PFD_DLY、因此如果您必须执行所有这些操作、则需要6个寄存器。

    问题3. VCO 校准是如何工作的。 这是自动的吗? 需要多长时间?
    它可以自动完成。 数据表显示、没有任何帮助的时间是50 us。 如果您能提供帮助、您可以将速度提高到35 us。 如果您执行完全辅助、它实际上是将校准值写入器件、则为3us (这实际上只是 SPI 写入时间)

    问题4. 对于"更改频率"时间、我们还需要了解什么?
    其中包括:
    SPI 写入时间
    2. VCO 校准时间。 这包括选择 VCO 内核、VCO Capcode 和 VCO 振幅设置。 当寄存器 R0写入 FCAL_EN = 1时、该配置会自动发生
    模拟 PLL 锁定时间取决于环路滤波器。

    我建议您尝试使用我们的 PLLatinum Sim 工具、该工具可在以下位置对 VCO 校准时间和模拟 PLL 锁定时间进行建模:
    ti.com/tool/PLLATINUMSIM-SW

    此致、
    Dean