This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04616:相位噪声数据

Guru**** 2511415 points
Other Parts Discussed in Thread: LMK04616, LMK04610

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/703360/lmk04616-phase-noise-data

器件型号:LMK04616
主题中讨论的其他器件: LMK04610

您好!

我们将在时钟生成(仅 PLL 2模式)和分配模式下使用 LMK 系列器件来生成以下提到的时钟:

  • LMK04616 - 105MHz 和10.5MHz
  • LMK04610 - 90MHz 和9MHz
  • LMK04610 - 80MHz 和8MHz

请告诉我输出时钟相位噪声、以及生成105、90和80MHz 的最佳环路滤波器带宽是多少(取决于 VCO 相位噪声)。

所有上述器件的输入时钟应来自100MHz TCXO、且相位噪声为:

  • -112dBc/Hz @ 100Hz 偏移
  • -135dBc/Hz @ 1KHz 偏移
  • -152dBc/Hz @ 10kHz 偏移
  • -160dBc/Hz @ 100KHz 偏移
  • -165dBc/Hz @ 1000kHz 偏移

另外、请告诉我何时可以使用 LMK04616/0的仿真模型

此致、

Ayesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayesha、

    对于80MHz 输出、您将获得最佳的相位噪声、因为在本例中、PDF 可以是200MHz (使用倍频器)。 在本例中、我们可以选择500kHz 的 PLL 带宽。

    为了生成105MHz 的输出、 PFD 将以 20MHz 运行、 对于90MHz、PFD 频率将为50MHz。

    Puneet

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Puneet、您好!

    请按优先级共享相位噪声图。  

    此致、

    Ayesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayesha、

    以下是仿真得出的相位噪声估算值:

    我建议您获取 EVM 并针对这些配置进行测量、以获得准确的数字。

    此致

    Puneet

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Puneet、您好!

    感谢您提供数据。

    请告诉我上述数据所对应的器件配置。 例如 VCO 频率、PFD 频率、环路带宽。

    是否可以进一步优化105MHz 时的相位噪声?  

    此致、

    Ayesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayesha

    请找到随附的三种频率情况的设置文件。

    此致

    Puneet

    e2e.ti.com/.../ticspro_5F00_setups.zip