This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:输入端口更改后需要同步事件?

Guru**** 2561540 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/695918/lmk04828-sync-event-required-after-input-port-change

器件型号:LMK04828

大家好、

当客户在操作期间更改输入端口时、是否需要再次进行同步事件?
例如、

CLK0:10MHz (R:125)
CLK1:30.72MHz (R:384)
PLL1 PDF : 80kHz

1.使用 CLK0、PLL1和 PLL2锁定、并使用同步切换生成所有输出。
2.更改寄存器设置后将输入端口更改为 CLK1
PLL1/2重新锁定且输出频率相同。

但是、输入端口更改后需要进行"同步"切换?

谢谢你。

此致、
Jade

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Jade、
    如果我理解正确、客户使用的是双环路配置(无0延迟模式)。 当您将输入时钟从10MHz 切换到30.72MHz 时、您只需更改 PLL1 N&R 分频器。 在这种情况下、无需再次应用同步。
    此致
    Puneet
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Puneet、您好!

    如果客户使用0延迟模式(嵌套或级联)、是否需要同步事件?
    即使是嵌套/级联0延迟模式、PLL2 R/N 值也没有变化。
    谢谢你。

    此致、
    Jade
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Jade
    只要 PLL2分频器和输出分频器不变、就不需要再次进行同步。 具体取决于嵌套0延迟模式的实现方式。 如果在嵌套0延迟模式下更改反馈通道的输出分频器(某些配置可能需要这样做)、则该通道将不同步。
    此致
    Puneet