主题中讨论的其他器件: ADC12DJ3200、 LMK04832
计划使用 LMK04828以尽可能低的抖动生成多个 ADC12DJ3200的采样时钟、这是否是正确的时钟合成器?请告知
输入时钟= 106.25MHz
ADC (采样时钟) = 2.125GSPS
Sysref clk = 3.3203125Mhz
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
计划使用 LMK04828以尽可能低的抖动生成多个 ADC12DJ3200的采样时钟、这是否是正确的时钟合成器?请告知
输入时钟= 106.25MHz
ADC (采样时钟) = 2.125GSPS
Sysref clk = 3.3203125Mhz
您好、Sothea、
您是否还可以提供输出频率及其类型、以便我可以为您生成配置? 此外、您计划使用什么 VCXO 频率以及什么 VCXO?
关于抖动清除器的最低可能抖动器件、我建议使用 LMK04832、因为它具有比 LMK04828更好的性能。 但是、如果您正在寻找网络同步器/DPLL、则必须在 此处查看这些器件。 此外、您是否有您正在寻找的性能规格?
谢谢、
Andrea
尊敬的 Andrea:
我的应用程序中不需要网络。 我总共有3个 ADC12DJ3200板载产品、JESD204B 是交易的一部分
这里是我可以看到的时钟输出列表
主输入 clk = 106.25Mhz
要求: -156dbc/Hz 本底噪声; 低于100fs RMS 抖动
如果您推荐、LMK04832性能良好
请注意、所有这些时钟是输入时钟106.25Mhz 的倍数
请推荐为该特定频率提供最低噪声频谱的 VCXO
您好、Sothea、
任何抖动清除 器都无法生成您所需的高2.125GHz 输出频率。 相反、您将需要两个器件(下图随附)。

这是一个文件、其中包含有关该解决方案的更多信息。 希望这对您有所帮助!
e2e.ti.com/.../cta_2D00_export_5F00_2023_2D00_1_2D00_23_5F00_16_3B00_54_3B00_55.pdf
最棒的
Andrea