应如何实现 LMK1D1208输入(引脚9和10) LVPECL 端接?
什么类型的 LVPECL 输入级芯片?
驱动器是标准的3.3V LVPECL、驱动器侧没有任何终端组件。
数据表仅提供用于 LVPECL 输入的交流耦合图片。 是否可以进行直流耦合?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Mikko、
据我所知、该芯片没有任何用于 LVPECL 终端的内置机制、并且不严格要求交流耦合 LVPECL。 我认为标准直流耦合 LVPECL 终端(来自 此 E2E 博客文章)是一个不错的起点:
换句话说、假设您使用50欧姆迹线、请在器件 LVPECL 输入引脚之前将50欧姆终端电阻器分流到(VDD - 2)伏。 如果您的设计中没有(VDD - 2)电压节点、则可以使用电阻分压器形式的戴维南等效器件。
但是、我想与我的团队核实一个潜在的重要细节: 我看到数据表中的交流耦合 LEVPCL 输入方案具有75欧姆串联电阻器、"在信号摆幅>1.6Vpp 时需要用于减小 LVPECL 信号摆幅"、而且该标准直流耦合 LVPECL 终端中没有串联电阻器。 我将确认是否需要它们用于直流耦合、并尽快告知您。
谢谢。
Evan Su
嗨、
是否有关于此终止问题的任何新闻?
如果 LKM1D1208输入级支持标准 LVPECL、我可以如下图所示进行端接(输入级 VDD=2.5V):
如果 LKM1D1208 VDD 为1V8或3V3、端接将会怎么样?
或者、 由于驱动器是3V3 LVPECL、所以它是从3V3强制供电 LKM1D1208吗?
LKM1D1208 Vinp-p 似乎为0.3...2.4V (请参见下面的数据)。 使用 直流耦合 LVPECL (T 终端、电压摆幅1.6...2.4V)几乎无法正常工作
您好、Mikko、
很抱歉耽误你的时间。 从根本上来说、串联电阻旨在将信号摆幅降低至接收器可承受的电平、因此如果直流耦合 LVPECL 端接仍然存在该问题、则仍应将其包含在直流耦合的 LVPECL 端接中。
据我所知、如果使用了戴维南等效电路、不同的 VDD 值可能会影响端接、因为电阻器值必须不同才能实现(VDD - 2)的等效节点 v。我不熟悉如何连接在不同电源电压下工作的 LVPECL 驱动器和接收器、并且直观地假设只要接收器可以接受输入规格(峰-峰值、共模电压等)、就应该没问题。 我将询问大家是否有特别注意事项。
谢谢。
Evan Su
您好、Mikko、
为了确定您的驱动器是否可以直接直流耦合到 LMK1Dx 输入、请澄清以下细节:
或者就是简单地对输入进行交流耦合。 LMK1Dx 具有 VAC_REF 引脚、用于提供偏置电压。
正如 Evan 提到的、根据您的 LVPECL 摆幅、串联电阻器将为0或75欧姆。
此致、
Jennifer 女士
该驱动器为 ADCLK948、其输出特性可以在下面找到。
如需更多详细信息、
www.analogue.com/.../ADCLK948.pdf
您好、Mikko、
我向团队了解了这一点、数据表是正确的。 即使是1.8V VDD、VCM 也可以是2.3V。
您的配置基本上与下面类似、只要驱动器的 VOS 与接收器的 VCM 匹配、就会起作用。
从您的曲线图中可以看出、VOS 为1.91V、这在 LMK1D VCM 规格2.3V 范围内。
VOD 为668mV、也在 LMK1D VID 规格1.2V 范围内。
因此、是的、您的配置可以在所有 VDD 选项下与我们的器件配合使用。