This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:用于9744 MHz 的 VCO 内核2或3?

Guru**** 2538820 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1260075/lmx2594-vco-core-2-or-3-for-9744-mhz

器件型号:LMX2594

在我的应用中、我将使用完全辅助调谐到一组频率、上电时、该软件将使用无辅助调谐来确定和保存每个频率的 VCO SEL、CAPCTRL 和 DACISET 值。

在数据表中、表6显示了每个 VCO 内核的最小和最大频率。

当我将合成器设置为1624 MHz (seg1_en = 1、ch div =2、VCO 基本9744 MHz)时、我会读回寄存器110来查看选择的校准算法内核。

它选择了 VCO 内核3。

根据表6、VCO 内核3的最小频率为9800 MHz。 那么、校准不应该改用 VCO 内核2呢?

VCO 内核之间的频带频率重叠是什么?

此外、选择 VCO 内核3时、电容 CTRL 值(读回 R111)为176、超出了 VCO 内核3的 Cmin、Cmax 范围。

我还尝试使用部分辅助功能强制合成器使用 VCO 内核2、这样可以正常工作、但 DACISET 值超出了 VCO 内核2的最小、最大范围。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、K:

    在两个相邻 VCO 内核的边界发生频率重叠。 9744MHz 处于 VCO2和 VCO3的边界。  

    在无辅助校准的情况下、如果您的 VCO_SEL = 4、那么无论您坐在哪个 VCO 内核上、校准都将从 VCO4开始校准。 由于所需的频率低于 VCO4、因此校准算法将选择下一个要校准的较低 VCO 内核、即 VCO3。 因此、我们将有更高的机会 选择 VCO3。 您可以尝试、如果 VCO_SEL = 1、那么我们将有更高的机会选择 VCO2。

    9744MHz 位于 VCO3的下边界、因此、我们需要一个较高的 Capcode 来将 VCO 调优到较低的频率。 表6显示了当 VCO3频率为9800MHz 时 Capcode = 158。 由于 VCO 频率低于9800MHz、因此您得到的 Capcode 更大。

    每当频率处于 VCO 内核的边界时、无辅助功能可能会因器件而返回不同的 VCO 内核、这是由器件之间的差异造成的。 让无辅助校准 为您选择正确的 VCO SEL、CAPCTRL 和 DACISET 值。 您无需使用表6交叉检查结果、表6 用于定义 VCO 校准的初始起点。  

    有关 VCO 校准的详细信息、请参阅以下链接: www.ti.com/lit/an/snaa336a/snaa336a.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我决定使用部分辅助来强制校准使用 VCO2、因为9744 MHz 显然在 VCO2的范围内、让芯片选择 CAPCTRL 和 DACISET 值。

    使用 VCO2时9744的(Kvco/N)系数与我的应用中的其他频率相似。 因此、我可以使用相同的 CPG 值来为所有器件保持相同的环路带宽。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、K:

    没关系、请确保在温度范围内验证这个情况并进行更多样本测试。