This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:改善相位噪声响应?

Guru**** 2535750 points
Other Parts Discussed in Thread: LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1260444/lmx2594-improving-the-phase-noise-response

器件型号:LMX2594

你好。   

我希望 LMX 团队的任何人都能回答我们的询问。

我们有2个关于改善 LMX2594相位噪声的问题。

锁相环的设置如下:

  1.   LMX2594的参考频率为125MHz。 我想使用 LMX2552的低噪声倍频器来改善 PLL 噪声、因此 PD 频率将为250MHz。
  2. 分母固定为2^32-3 = 4,294,967,293 (无论是否启用或禁用倍频器)、因此它不能被2或3除以避免小数杂散。
  3. 我们使用 LMX2520的 VCO 从7500MHz 持续到15000MHz 实现连续频率覆盖。

 

下面是 我们使用的各种输出频率 (VCO 频率、PD 频率在250MHz 下、相应的 N 分频器值)下的 N 分频器设置的 Excel 表。

如果我们使用 MASH_ORDER = 2、由于数据表表表2中显示的最小 N 限制、只有下表 Excel 中列出的8000 -15000MHz 的 VCO 范围才可用。 这不成问题、因为我们仅损失了从7500MHz 到8000MHz 的一小部分 VCO 覆盖范围。

此外、我不担心 PLL 整数边界杂散、因为在必要时、存在另一个与125MHz 稍有不同的基准振荡器来避免整数边界杂散。

 

第一个问题: 对于   启用倍频器的设置(PD 250MHz)、  使用分母2^32-3 = 4,294,967,293并 将 MASH_ORDER 设置为2、与  禁用倍频器 的设置(PD 125MHz)且 MASH 顺序设置为 4相比、PLL 杂散是否会下降? 我们当前的 LMX 设置不使用倍频器、并始终使用 MASH_ORDER =4来避免 PLL 杂散。 我对使用倍频器以及 MASH_ORDER = 2非常感兴趣。 在使用当前测试台时、我们尝试了几个启用了倍频器且 MASH_ORDER 设置为2的 VCO 频率、并且我们确实看到了  PLL 相位噪声改进。  但是、由于我们的测试设置的限制、我们无法调查使用较低的 MASH_ORDER 2时整个频率范围内的 PLL 杂散、如下面列出的 Excel 表中所示。  您是否知道 我们工作范围内 PLL 杂散退化的预期结果?  将倍频器与 MASH_ORDER =2结合使用是否会使杂散衰减达到最差?

 

第二个问题: 我们也 可能希望使用 MASH_ORDER = 3、但受到  数据表表表表2中所示的最小 N 分频器限制。  是否有关于基于 VCO 频率范围的最小 N 分频器规则的更详细说明?  在将 MASH_ORDER 设置 为3时、是否有办法放宽对最小 N 分频器值的此规则?

 

VCO 频率(MHz) PD 频率(MHz) n DIV
7500 250 30
8000 250 32
8500 250 34
9000 250 36
9500 250 38
10000 250 40
10500 250 42
11000 250 44
1500 250 46
12000 250 48
12500 250 50
13000 250 52
13500 250 54
14000 250 56
14500 250 58
15000 250 60

 非常感谢您对上述两个问题的任何答复。

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Layne,

    使用更高的 FPD 有两个好处。 (1) N 分频器可以更小、因此 PLL 噪声更低。 (2)可以实现更宽的环路带宽。 同样、随着环路带宽变得更宽、带内噪声也会更小。

    小数杂散是由于生成小数 N 值的模式所致。 Δ-Σ 调制器的各个阶使用不同的模式。 通常、高阶调制器返回的杂散较低、但相位噪声较差。  

    杂散频率是可预测的、并且与 FPD 相关。 如果将 FPD 加倍或将其减半、则会或多或少地得到相同的杂散频率、但杂散水平可能不同。  

    最小值 N 分频器值取决于 N 分频器的结构。 N 分频器不是单个计数器(例如 R 分频器)、它包含多个构建块、这就是为什么存在最小值。 N 分频器值。 Δ-Σ 调制器使用多个 N 分频器值来生成小数 N 值。 高阶调制器使用更多不同的 N 值。 因此、最小值 在较高阶调制器中、N 分频器会更大。

    您可以使用 PLL Sim 估算不同频率和配置下的杂散和相位噪声性能。 该工具的用户指南可在"Help"菜单中找到。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Noel

    是的、我们 非常了解这些使用 LMX2594仿真器的一般规则。  我们需要的是、当应用 MASH 顺序和 N 分频器时、LMX2594的更具体的运行中断。  似乎仿真器是使用 特定算法创建的。  我们需要知道该算法 、因为数据表中的文献不遵循仿真器、并且文献没有回答为什么这样的问题。  

    请再看一下我的问题。  我们并不需要简单的规则、因为我们已经很难使用 LMX2594。  我们正在寻找更详细的解释、说明 MASH 顺序如何影响杂散以及它如何与最小 N 分频器相关联。  由于我们当前的测试设置不允许我们检查 7500MHz 到15000MHz 之间的每个频率、这是我们的目标、因此我们希望你们可以向我们提供更深入的解释、说明我们应该可以预期看到此带宽上的杂散衰减。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢大家。  我要结束这一话题、因为 Dean 已经回答了我们的问题。