请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04828 是否可以为 DCLKout0和 SDCLKout1的时钟输出生成频率相同但相位反转180度的时钟?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
是否可以为 DCLKout0和 SDCLKout1的时钟输出生成频率相同但相位反转180度的时钟?
我认为可以使用 DCLKout0_POL 或 SDCLKout1_POL 位反转其中一个输出上的时钟相位-我尚未对此进行测试、 它可能仅适用于 SYSREF 路径、也可能引入一些额外的传播延迟、从而使相位与180°完全分离。 我鼓励您尝试一下、看看会发生什么情况。 否则、唯一的编程方法是将 SYSREF 分频器设置为与时钟分频器相同的分频值 、并使用数字延迟将相位同步到所需的偏移- 根据您的配置、这可能无法实现。 由于所使用的不同分频器架构、SYSREF 时钟将存在相位噪声影响。
如果可以选择指定布局、则可以交换其中一个输出上的 P/N 引脚。 这将是真180°相位反转。