This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK1D2102:通过电缆进行时钟恢复

Guru**** 1671550 points
Other Parts Discussed in Thread: DS25BR150, LMK1D2102
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1282081/lmk1d2102-clock-recovery-over-cable

器件型号:LMK1D2102
主题中讨论的其他器件:DS25BR150

您好!

我有许多非板载的极低抖动时钟。  我正在寻找一种缓冲器、以便能够以尽可能低的抖动恢复100MHz 1GHz 范围内的时钟。

 LMK1D2102是否适用于此目的?  最初我计划使用 DS25BR150、但看到该部件的抖动更高吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、RevKy、

    是的、LMK1D2102应该适用于获取某个频率并将其缓冲到系统上的多个其他部件。 但是、如果它失去时钟输入、将无法再看到输出、直到再次获得。

    如果您希望即使在输入丢失时也保持输出时钟、则需要具有保持功能的器件。 您可以查看我们的 抖动清除器和网络同步器 来实现此功能。 如果您有任何其他需要、请告诉我。

    祝你好运!

    安德烈亚

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我 不是在寻找一个保持。 我只希望具有最低抖动的缓冲器、该缓冲器会接收 通过电缆传输的降级时钟/数据信号并恢复其眼图。 我不明白这部分是否会出现这种情况?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、RevKy、

    需要同时清除数据和时钟吗? 我的团队专注于时钟、如果你想清理时钟、那么你需要一个抖动清除器(在之前的回复中链接)。 请告诉我:

    • 所需的输出频率、有多少?
    • 输出类型(所有 LVDS)
    • 所需的输出抖动

    如果您还想清理数据、那么我建议创建另一个将  DS25BR150 作为器件型号的 E2E 线程、支持该器件的团队可以更好地为系统的该部分提供支持。

    此致!

    安德烈亚

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这用于清理 进入电路板的多达8个通道时钟信号。

    我有一个 PLL、生成50MHz、100MHz、250MHz、1GHz。此 PLL 位于单独的电路板上、通过同轴电缆输出为 LVDS、因此我预计眼图会降级。 电缆长度约为0.5m。 都是 LVDS 输入和 LVDS 输出。

    时钟都是1:1输入到 FPGA。 理想情况下 、附加抖动将低于20ps。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 RevKy:

    谢谢您、您的唯一目标似乎是获得清晰的眼图、不一定是直接的时钟信号。 我会让您与  DS25BR150联系 、以便为您提供更好的支持。

    此致!

    安德烈亚

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    列弗基

    DS25BB150的抖动性能符合您的要求吗?

    谢谢

    大卫