This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572LP:MUXout 高阻抗

Guru**** 2512035 points
Other Parts Discussed in Thread: LMX2572LP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1308549/lmx2572lp-muxout-high-impedance

器件型号:LMX2572LP

使用 LMX2572LP 时、是否有办法将引脚输入 MUXout 引脚20置于高阻抗状态?

MUXout 引脚可在锁定检测和寄存器回读之间设置。  在寄存器回读中、它的行为类似于 SPI SDO。  要在 SPI 总线上连接多个器件、LMX2572LP MUXout 需要能够置于高阻抗状态。  但是、我在数据表中看不到任何关于 MUXout 引脚可变为高阻抗的内容。  在图1串行接口时序图中、当 CSB 为高电平时、MUXout 仍保持低电平、未像 SPI 兼容器件那样置于高阻抗状态。

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    请尝试设置 R1[3]=0以将 MUXOUT 置于 tri 状态。