This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCLVP1102:CDCLVP1102的推荐设计

Guru**** 664280 points
Other Parts Discussed in Thread: CDCLVP1102
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1308778/cdclvp1102-recommended-design-for-cdclvp1102

器件型号:CDCLVP1102

嗨、团队,

2024新年快乐!

我的客户正在考虑使用 CDCLVP1102、并有一些需要回答的问题:

1.能否提供推荐的应用原理图?  

客户需要两个输出同时到达设备。 两个输出通道之间的延迟时间是多少?

3.有没有类似的车规级芯片可以推荐? 采样时间和大规模生产时间?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林国海

    1. EVM 用户指南的第6节 显示了 EVM 原理图、是一个很好的起点。  数据表中的第9.1节 还提供了有关典型应用的更多信息。   

    2. 两个输出通道之间的延迟时间为10ps,TI 将其称为 CDCLVP1102的"输出偏斜"。  如果您确实需要  0输出偏斜的输出、则有更复杂的具有输出延迟功能的时钟发生器可生成完全同相且没有任何感知 偏斜的输出。

    3.我们目前不提供任何汽车类 LVPECL 时钟缓冲器。 但是、如果您不需要 LVPECL、则有4路输出 LVCMOS 和 HCSL 汽车级时钟缓冲器。 LMK00804B-Q1 和 LMK00334-Q1 。   

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Will,

    感谢您的回答。

    CDCLVP1102 不支持 LVDS 输出?是否 建议使用支持 LVDS 输出的1:2缓冲器?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    林国海

    CDCLVP1102是一款通用输入、LVPECL 输出缓冲器。  我们不提供任何具有 LVDS 输出的1:2缓冲器。  但 LMK1D2102 是双路1:2 LVDS 缓冲器 、 LMK00304 是1:4缓冲器、可配置为 LVDS 输出。  借助这两个器件、您可以将它们用作1:2 LVDS 缓冲器、从而关闭未使用的输出组。

    新年快乐!如果您还有任何问题、请告诉我、

    将会