This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TICSPRO-SW:需要用于 LMK 和 LMX 的配置文件

Guru**** 1093020 points
Other Parts Discussed in Thread: LMX2594, LMX2572
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1327343/ticspro-sw-need-configuration-file-for-lmk-and-lmx

器件型号:TICSPRO-SW
主题中讨论的其他器件:LMX2594LMX2572

您好!

有人可以为我提供以下规格的 LMK04828B 和 LMX2594配置文件吗?

LMK 输出时钟为156.8 MHz、LMK 的参考时钟为204.8 MHz。 所需的 Sysref clk 为7.84 MHz。

ADC 采样率为1.2544 GSPS。

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mazbee,

    为了获得一个更高的 PLL2 FPD、从而获得更高的 PLL2性能、您可以考虑在 PLL1中使用一个125.44Mhz VCXO。

    我们可以获取156.8MHz 时钟和784MHz SYSREF 时钟。

    仍然可以不使用 PLL1、但 PLL2 FPD 将仅限于51.2MHz。

    由于 FPD 非常低、使用 LMX2594生成这些时钟似乎不是一个好主意。

    LMX2572是 LMX2594的更好选择、FPD 可能更高。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢。 遗憾的是、我使用的 Xilinx 电路板没有 LMX2572。 您是否可以为  LMK04828B 和 LMX2594附加十六进制寄存器值?  

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mazbee,

    您需要哪种 LMK 配置? 有无 VCXO?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    负载电容。 谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    给你。 请使用 TICS Pro 打开文件、并根据需要修改配置(例如输出格式和通道)。

    e2e.ti.com/.../2594e2e.tcs

    e2e.ti.com/.../4828e2e.tcs