主题中讨论的其他器件:LMX2594、 LMX2572
您好!
有人可以为我提供以下规格的 LMK04828B 和 LMX2594配置文件吗?
LMK 输出时钟为156.8 MHz、LMK 的参考时钟为204.8 MHz。 所需的 Sysref clk 为7.84 MHz。
ADC 采样率为1.2544 GSPS。
谢谢你。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
有人可以为我提供以下规格的 LMK04828B 和 LMX2594配置文件吗?
LMK 输出时钟为156.8 MHz、LMK 的参考时钟为204.8 MHz。 所需的 Sysref clk 为7.84 MHz。
ADC 采样率为1.2544 GSPS。
谢谢你。
尊敬的 Mazbee,
为了获得一个更高的 PLL2 FPD、从而获得更高的 PLL2性能、您可以考虑在 PLL1中使用一个125.44Mhz VCXO。
我们可以获取156.8MHz 时钟和784MHz SYSREF 时钟。
仍然可以不使用 PLL1、但 PLL2 FPD 将仅限于51.2MHz。
由于 FPD 非常低、使用 LMX2594生成这些时钟似乎不是一个好主意。
LMX2572是 LMX2594的更好选择、FPD 可能更高。
给你。 请使用 TICS Pro 打开文件、并根据需要修改配置(例如输出格式和通道)。