This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00301:相位延迟规格

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1329233/lmk00301-phase-delay-spec

器件型号:LMK00301

您好!

如果我们将 A 组和 B 组配置 为相同的输出信号类型(例如 LVDS)、A 组和 B 组是否有任何相位延迟?

组 A 和组 B 之间的相位延迟规格是多少?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex:

    我会在一周结束时回到你身边。

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex:

    如数据表中所示、在任何两个具有相同输出类型的 CLKout 中、通常会有30ps 的偏移、这是在相同电源电压和温度条件下运行时具有相同输出缓冲器类型且负载相等的任意两个输出之间的传播延迟差。  这将导致高达50ps 的相位差。

    此致、

    将会

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Will、

     在这种情况下、存储体 A 和存储体 B 的 CLKout 延迟没有规格差异。

    是这样吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Alex:

    您是对的。  

    此致、

    将会