This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:LMX2594

Guru**** 2439710 points
Other Parts Discussed in Thread: LMX2594, LMX2820

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1331893/lmx2594-lmx2594

器件型号:LMX2594
主题中讨论的其他器件: LMX2820

您好!

您能提出一些可行的方法、按照以下要求改善 LMX2594 PLL 芯片的开通时间。

通常、PLL 芯片的锁定时间由 VCO 校准时间(可通过完全辅助预校准寄存器设置实现最小化)和 PLL 环路模拟稳定时间(可通过环路带宽实现最小化)组成。 而且、我们已将开关时间从一个频率优化到另一个频率、缩短至<25usec。

现在、我们要求导通时间小于500ns、您有什么建议吗、这一要求对于基于 PLL 的合成器设计是否实际可行。

此外、您对具有12V 输入和3.3V 输出快速趋稳特性来为 PLL 芯片提供所需电压的稳压器有什么建议吗?

第1步:启动 PLL 芯片并加载所需的锁定寄存器。

步骤2:关闭 PLL 芯片、打开 PLL 芯片、并测量延时时间以获得频率输出。

此致、

Varaprasad. R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Varaprasad:

    完全关闭 PLL 不能在几纳秒内完成。  

    我们可以使用 LMX2820的静音功能、响应时间为纳秒。 静音后、输出衰减约为50dB (取决于频率)。 有关详细信息、请参阅以下应用手册。

    https://www.ti.com/lit/pdf/snaa357