在 LVPECL、Vcco=3.3V、156.25MHz、
LMK00301的 JitterADD (附加 RMS 抖动、集成带宽为10kHz 至20 MHz)的典型值:54fs、最大值78:fs。
在 LVDS、Vcco=3.3V、156.25MHz、
LMK00301的 JitterADD (附加 RMS 抖动、集成带宽为10kHz 至20 MHz)典型值:70fs、最大值:90fs。
但是、我们需要8fs 或更低的抖动才能满足我们的规格。
是否有具有 LVCMOS 输入的时钟分频器、LVPECL 输出 x1、抖动不超过8fs 的 LVDS 输出 x5?