This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCDB400:如果不需要 CKPWRGD_PD#引脚的功能、我们该怎么办?

Guru**** 1138100 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1337695/cdcdb400-what-should-we-do-with-the-ckpwrgd_pd-pin-if-this-functionality-is-not-needed

器件型号:CDCDB400

您好!

如果不需要 CKPWRGD_PD#引脚的功能、我们该如何处理该功能?

 

正如在上一篇文章中提到的、即使我们可以在数据表中看到"如果未使用、可将该引脚保持为未连接状态"、也是不正确的。

为了正常运行、CKPWRGD_PD#引脚应该被拉至高电平(否则由于内部下拉而断电)。

 

但我们也可以在数据表中看到:

在 VDD 和 VDDR 出现且处于建议的运行条件之前、CKPWRGD_PD#引脚必须保持低于 VOL 且不超过 VDDR + 0.3V。

VOL 是时钟输出低电压:最小10mV、最大150mV?

您能解释一下"仍在 VOL 以下"吗?

 

如果我们不需要 PD 功能、我们应该如何处理 CKPWRGD_PD#引脚?

我们能否将 CKPWRGD_PD#引脚直接连接到 VDDR (或必须使用电阻器)?

您能否确认在斜升 VDDR/ VDD 期间无需保持引脚处于低电平?

其他建议?

谢谢