This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571EVM:使用 TiCS Pro 和 PLLantinum Sim 进行设计

Guru**** 2516170 points
Other Parts Discussed in Thread: LMX2571

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1365303/lmx2571evm-designing-with-tics-pro-and-pllantinum-sim

器件型号:LMX2571EVM
主题中讨论的其他器件:LMX2571

大家好、我将使用 LMX2571评估模块进行一些原型设计。 我使该模块能够正确地与 TICS 专业版软件进行通信、甚至测试了一些 FSK 模式、不同的 PLL 设置和一些不同的输出时钟频率。

我发现很难找到正确的计数器和分频值、从而  使 LMX2571实现锁定、或使 TICS Pro 工具自动生成 VCO 或分频计数器的值处于其正确(可实现)范围内。

我的问题是-在 TiCS PRO 或 PLLatinum Sim 中输入值时、以使工具选择并自动填充范围内的计数器值时、正确的操作顺序是什么?

是否有关于如何更好地使用这些仿真工具以及做出适当设计权衡的教程?

通过使用该工具、我已经找到多种方法通过试错来生成389MHz 时钟。 是否有首选的方法可以向下选择各种 PLL 设置?

以下是我的一些更具体的设计参数:

  • 为389MHz 和855MHz 本机振荡器生成时钟。 我尚未成功构建855MHz 时钟。
  • 333.33KHz 阶跃下的 FSK 调制。
  • 在20MHz 处输入振荡器、不过可以改变此设置以找到更理想的设置。
  • 我正在合成器模式下使用 LMX2571 (内部 PLL 和 VCO)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    很抱歉用户不太友好的 GUI。 LMX2571是首款使用 TICS Pro 的器件之一、当时我们对构建 TICS Pro 的技巧和技术不是很熟悉。  

    我建议使用该 GUI 的方式为:

    对分频器值进行粗略估算。 例如、389MHz 输出将要求 VCO 频率= 4668MHz。 因此、总 VCO 分频为12。  

    然后将分频器设置为 div6、然后设置 div2。  

    现在、在"Fout (MHz)="框中输入389、GUI 将为您计算 VCO。

    我们有一个有关 PLL SIM 的视频。  https://www.ti.com/video/6330930382112?keyMatch=pllatinum%20sim