工具与软件:
大家好、Dean Banerjee:
我有一个使用 PLLatinum Sim 完成的器件 LMK04806B 的设计。
我已经根据给定的 FOM 和 PN10kHz 指标计算了 PLL 相位噪声。 结果对我来说非常合理。
在100Hz 频率偏移时、我得到-96dBc/Hz、本底为-109dBc/Hz。
但对于更高的频率偏移、结果与 PLLatinum 中显示的 PLL 相位噪声 PSD 不同。
在这些示例中、似乎包括 PLL 的闭环滤波器(我同意的内容)。
我无法理解的是低频情况:
在100Hz 时、PLL 的闭环传递函数应该在+47dB 左右、也就是说、PLL PSD 应该在100Hz 上按照这个值增加并给出-97dBc/Hz + 47dB =-50dBc/Hz
但似乎没有增加(0dB)。 100Hz 频率偏移时、总体 PLL 相位噪声仍在-94dBc/Hz 左右:
所以我错过了一些东西,但什么??
非常感谢
此致、
Markus