This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04806BEVAL:LMK04806BEVAL

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1376530/lmk04806beval-lmk04806beval

器件型号:LMK04806BEVAL

工具与软件:

大家好、Dean Banerjee:

我有一个使用 PLLatinum Sim 完成的器件 LMK04806B 的设计。



我已经根据给定的 FOM 和 PN10kHz 指标计算了 PLL 相位噪声。  结果对我来说非常合理。
在100Hz 频率偏移时、我得到-96dBc/Hz、本底为-109dBc/Hz。
 
但对于更高的频率偏移、结果与 PLLatinum 中显示的 PLL 相位噪声 PSD 不同。
在这些示例中、似乎包括 PLL 的闭环滤波器(我同意的内容)。

我无法理解的是低频情况:
在100Hz 时、PLL 的闭环传递函数应该在+47dB 左右、也就是说、PLL PSD 应该在100Hz 上按照这个值增加并给出-97dBc/Hz + 47dB =-50dBc/Hz
但似乎没有增加(0dB)。 100Hz 频率偏移时、总体 PLL 相位噪声仍在-94dBc/Hz 左右:



所以我错过了一些东西,但什么??

非常感谢

此致、


Markus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Markus:

    对于延迟、我们深表歉意。 迪安已经不在办公室,并将在下周回到办公室。

    此致、

    Andrew Lin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Andrew、
    感谢您提供的信息。
    当我再次阅读我的问题时,我发现自己现在有点不清楚。
    我再次重申:
    我的主要问题是、如何通过 FOM 和 PN10kHz 计算出的相位 噪声由 PLL 传递函数进行滤波、从而计算输出端的相位噪声。
    具体而言、如果我看看100Hz 频率偏移点、闭环 PLL 传递函数的值为+47dB、使用 FOM 和 PN10kHz 计算出的相位噪声在该点为-96dBc、如果我将它们相加、输出端的相位噪声值将为-49dBc、但在 PLLatinum 中、我看到的值约为-96dBc、因此传递函数的增益为0dB。 因此、似乎可以用不同的传递函数与 FOM 和 PN10kHz 计算的相位噪声一起使用。 我在哪里可以找到所用传递函数的计算方法?

    此致


    Markus

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好!


    我相信我现在已经更好地理解了我的问题。
    据我现在了解、PLL 相位噪声的模型(参数 FOM、PN10kHz 和 PFD 频率主要与 PFD PSD 相关)、因此需应用 PFD 噪声的闭环传递函数(这与整体传递函数不同。 PFD 的传递函数从 PFD 的输出至 VCO 的输出)。 完整 PLL 的传递函数从 PFD 的输入变为 VCO 的输出。
    在我分析的用例中、当频率偏移变为零时、PFD 相位噪声的闭环传递函数会转换为1dB 的低值。 然后、我了解了 PLLatinum 中 PLL (~PFD)相位噪声的完整 PSD 曲线。

    Reagards,

    Markus