This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2595EVM:LMX2595EVM

Guru**** 1973395 points
Other Parts Discussed in Thread: LMX2595
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1386280/lmx2595evm-lmx2595evm

器件型号:LMX2595EVM
Thread 中讨论的其他器件:LMX2595

工具与软件:

我正在使用带100 MHz 时钟(SiT5157)基准时钟(±1ppm)的 LMX2595和 SN65LVDS9638D 转换到差分输出。 SiT5157的输出稳定,但我连续观察到输出频率的漂移。 对于具有 VC708 (>±20ppm)基准时钟的 LMX2595评估板、可以观察到相同的漂移。 请说明漂移的可能原因。  

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Manoj、您好!

    您是否观察到  SiT5157输出上的漂移、它用作 LMX2595的基准 cln?

    此致、

    Vicente

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Manoj:

    如果 PLL 处于解锁状态或基准时钟发生漂移、PLL 将发生漂移。

    您能否确认它已锁定?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好

    PLL 被锁定。 PLL 的 O/P 发生偏移。 漂移的原因是什么?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vicente

    我观察到 LMX 2595的 O/P 中出现漂移。 漂移的原因可能是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Manoj:

    您能否确认 LD 信号仍然为高电平? 正如 Noel 所提到的、如果输入漂移、LMX 输出也将漂移、器件很可能被解锁。  
    您能否确认基准调用是稳定的还是基准时钟 也会漂移?

    此致、

    Vicente

x 出现错误。请重试或与管理员联系。