This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05318B:APLL1分频器更改

Guru**** 1626420 points
Other Parts Discussed in Thread: LMK5B33216, LMK05318B, LMK5C33216
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1390431/lmk05318b-apll1-divider-change

器件型号:LMK05318B
主题中讨论的其他器件: LMK5C33216、LMK5B33216

工具与软件:

尊敬的 TI:  

我们想在自由运行模式下使用 LMK05318B 的 APLL1、并应用小频率偏差来微调频率(与 DPLL 的 DCO FDEV 功能类似、但不需要用于锁定的外部基准)。 "寄存器编程手册"(https://www.ti.com/lit/ug/snau254a/snau254a.pdf)包含两个寄存器映射、一个在第1页、一个在第79页。 PDF 的后半部分(第79+页)描述了 R116-R122中的 PLL1_FDEV 功能、该功能可能类似于 DCO_FDEV、但我们在使用这些寄存器时未能看到 APLL1频率的变化。 我们是否错过了 APLL1调优需要激活的一些隐藏功能? 此外、PDF 的前半部分未列出 PLL1_FDEV 寄存器(=保留)、也未在数据表中提及。 感谢您的支持。

BR、PF

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 PF:

    寄存器编程手册待更新和更正、以合并这两个表。

    LMK05318B 不支持 APLL DCO (仅限 DPLL DCO)。 我们较新的器件(如 LMK5B33216和 LMK5C33216)同时具有 DPLL 和 APLL DCO。

    我们以前的客户将 LMK05318B 输出路由到 PRIREF/SECREF 输入、以强制打开 DPLL。 这样做可使 DPLL 保持启用状态、从而提供对 DPLL DCO 的访问。

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jennifer、您好!  

    感谢您的反馈、这原则上回答了我的问题、但最后一件事。

    如果我们将 APLL1输出馈入 PRIREF 与将外部 TCXO 馈入 XO 输入和 PRIREF 输入相比、您是否预计会有差异?

    BR、PF

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 PF:

    将 TCXO 输入馈送到 PRIREF 输入是另一种选择、我认为没有太大差异。 出于布局/布线目的、您可以考虑使用输出代替 TCXO 输入。

    此致、

    Jennifer