This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05318:如果我们使 LVCMOS 输出在3.3V VDDO 下工作、会发生什么情况。

Guru**** 2386620 points
Other Parts Discussed in Thread: LMK05318
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1408050/lmk05318-what-will-happen-if-we-make-a-lvcmos-output-working-on-3-3v-vddo

器件型号:LMK05318

工具与软件:

数据表(第8页)中说:

"当 VDDO_x 为1.8V±5%时、LVCMOS 驱动器支持完全的轨到轨摆幅。 当 VDDO_x 为2.5V 或3.3V 时、由于输出通道内部 LDO 稳压器的压降电压、LVCMOS 驱动器不会完全摆动到正轨。"

如前所述、我能否在 VDDO 上施加3.3V 电压以获得更大的 LVCMOS 摆幅范围? 否则可能会损坏芯片?

我们的客户至少要求1.4Vpp、同时  LMK05318的最小 VOH 对于 LVCMOS18为1.2V、最大 VOL 对于 LVCMOS18为0.4V。 在最坏的情况下、输出无法满足要求。

如果答案是我们无法在上面施加3.3V 电压、TI 是否有任何解决方案来使时钟输出具有更大的摆幅?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Alan:

    您可以使用 VDDO = 3.3V±5%。 LVCMOS LDO 将始终驱动1.8V 输出摆幅、这意味着典型 LVCMOS 摆幅为 Vpp = 1.8V。 在不同的工作条件下、摆幅电平可能会波动、但 VOL 不会超过0.4V、VOH 不会低于1.2V。

    -Riley