This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE6214-Q1EVM:CDCE6214-Q1 EVM

Guru**** 1825110 points
Other Parts Discussed in Thread: CDCE6214-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1412030/cdce6214-q1evm-cdce6214-q1-evm

器件型号:CDCE6214-Q1EVM
主题中讨论的其他器件:CDCE6214-Q1

工具与软件:

您好!

我正在使用  CDCE6214-Q1生成16.667MHz 时钟。  

出于测试目的、我需要向时钟引入一些抖动。 我已经尝试启用展频、但我看到输出时钟没有任何差异。

您能指导我  进行正确的设置吗?

谢谢!

Jawaid  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jawaid

    SSC 是通过分数 N PLL 生成的。 因此、PLL 必须设置为分数模式才能启用 SSC。 请参阅以下默认配置示例:

    此序列应该为:禁用 SSC ->根据需要调整 PLL 和 SSC 设置->重新校准 PLL ->启用 SSC

    如果切换 SSC、每次都必须重新校准 PLL。

    此外、确保所选扩展类型与正在使用的 PFD 匹配。

    此致!

    CRIS

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它起作用了。

    非常感谢。

    Jawaid