This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK1D1204:输入和输出标准

Guru**** 1807890 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1412657/lmk1d1204-input-and-output-standards

器件型号:LMK1D1204

工具与软件:

您好!

我想用  LMK1D1204RGTR 替换现有的时钟缓冲器。

1) 1) LMK 的输入来自振荡器 SG3225VAN100.000000M-KEGA3 、其输入设置为与缓冲器相同的2.5V。

振荡器要求在 p/n 之间的输出端连接一个100欧姆电阻器并指定 VoD 250mV 至450mV。

对于 LMK 缓冲器而言、这是允许的吗?

这里未列出 LMK 的输入差分摆幅。 您能否分享这一点并帮助澄清它如何与以下 osc 规格相匹配?

2) 2)在这种情况下、是 VAC_REF0引脚需要任何偏置、还是需要使其保持 NC? 请分享如何实施?

3) 3)缓冲器的输出馈送到 LVDS 规范如下的 FPGA。 在这种情况下、我们在连接到 FPGA 时应该在缓冲器输出端使用交流耦合还是直流耦合?

您会建议哪些上限值? 缓冲器输出端需要任何100欧姆终端?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:  
    如果驱动器的输出格式为 LVDS、则需要在输入引脚上使用100 Ω 差分端接。  

    VAC_REF 可以悬空、因为它未使用。  

    3.直流耦合要容易得多。 您需要在 Rx 输入端使用100 Ω 差分终端。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vincente:

    重新布置 QS 1..

    您可以分享缓冲器上的输入差动摆幅是多少吗?

    我希望确保它将使振荡器的 VOD 250mV 至450mV 匹配。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:  

    0.3V 至2.4V 峰峰值差分- DS 第7页

    此致、

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vincent:

    我们如何以此来计算摆幅?

    如果振荡器输出250mV 的摆幅、LMK 是否能够理解、因为它低于300mV 峰峰值?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:  

    振荡器的 VOD 额定值为250mV、我们器件的摆幅可以低至150mV -因此 LVDS 振荡器可以正常工作。  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你的帮助