This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX1214:功率 dBm

Guru**** 1788580 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1426059/lmx1214-power-dbm

器件型号:LMX1214

工具与软件:

您好!

我有一个连接到 FPGA 的差分225MHz clkout。 重点介绍了 FPGA 中的 LVDS 输入侧交流耦合要求。


为满足 FPGA 输入电压要求、clkout 需要选择多大的功率 OUT dBm?  

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:

    我们将在明天的实验中进行检查。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:

    我想您指的是 AUXOUT。

    PWR 设置= 0或1满足 FPGA 要求。 PWR = 0电压摆幅为372mV。 PWR= 1电压摆幅为450mV。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Noel:

    不可以-我的意思是 CLKOUT 只是 AUXOUT。 输入时钟为 CB 的1800MHz。 我们可以除以8并将其作为 FPGA 的225MHz 输出。

    FPGA 接受 LVDS 的交流耦合。 因此、我们计划将 CLKOUT 连接到 FPGA。

    在这种情况下、PWR 设置是怎样的?  

    此外、您可以在连接到 FPGA 时为 CLKOUT 建议正确的端接吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Nandini:

    如果您使用 CLKOUT、则必须将其交流耦合到 FPGA。

    PWR =2电压摆幅为420mV。