This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2615-SP:使用 RFOUTA/B 作为 FPGA 的 LVDS 输入

Guru**** 2563670 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1431487/lmx2615-sp-using-the-rfouta-b-as-lvds-input-to-fpga

器件型号:LMX2615-SP

工具与软件:

我希望将 RFOUTA/B 用作150MHz - 350MHz 之间的 LVDS 时钟、作为 FPGA 引脚的输入。

通过查看数据表并在评估板上进行试用、可以发现输出差动电平对于 LVDS 来说太高。 有什么建议可以做到这一点吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Randall:

    我们可以使用 OUT_PWR 寄存器来调整输出电压摆幅。 我记得、电压摆幅越小、共模电压就越高。 因此、 可能无法实现与 FPGA 的直流耦合。 交流耦合非常适用、尤其是当 FPGA 具有内部端接和偏置时。 如果 FPGA 输入端没有偏置和端接、则我们将需要使用电阻器来设置偏置和端接。