This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX1204:LMX1204可抑制多个器件

Guru**** 2505285 points
Other Parts Discussed in Thread: LMX1204

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1438499/lmx1204-lmx1204-sunc-multiple-devices

器件型号:LMX1204

工具与软件:

您好!  

我需要跨多个板同步多个 LMX1204。

每个边界(LMX1204)都有一个6GHz 输入时钟和 sysref_req 输入。

每个 LMX 输出:

  • clkout = CLKIN/4 = 6/4 = 1.5GHz
  • sysref_out = CLKIN/6000 = 1MHz

假设我在连续 sysref 模式下工作:

1) 1)一旦我对分频器进行编程、我希望看到输出时钟和系统参考、但它们不会在不同的器件之间对齐?

2) 2)一旦我对 sync_en 进行编程并同时在所有器件上应用相同的 sysref_req、 应该对齐(在多个器件上)的所有输出时钟和频率?

假设我在 pulsersysref 模式下工作:

1) 1) sysref 根据编程的分频器在 LMX 内部"连续运行"、但输出上没有 sysref?

2) 一旦我编程 sync_en 和同时在所有设备上应用相同的 sysref_req、  是否所有输出时钟和"内部 sysrefs"(跨多个设备)都应该对齐?

3)一旦我停用  sync_en 并激活 sysref_pulser_en、  sysref_req 从低到高将在输出上产生1-16个脉冲( 跨多个设备对齐)?

4) 4) sysref_req 和 sysref 输出之间的延迟是多少? 根据我的理解、sysref 在器件内"连续运行"、并且 sysref_req 将输出前1-16个可用脉冲、因此时序实际上是 sesref_req 与"内部 sysref?"之间的时间差

5) 5) sysref_en 和 sync_en 是否可以同时设置、在脉冲发生器模式下会发生什么?

BR、

巴拉克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Barak:

    首先、我不建议使用 SYSREF 脉冲发生器模式。 如果希望 SYSREFOUT 信号在内部生成、则连续模式将是最佳解决方案。 但是、如果我正确理解您的设计、中继器模式就是将输出您所需的 SYSREF 信号的模式(中继器模式将 SYSREFREQ 引脚的信号输入重新计时为 SYSREFOUT 引脚的信号-您是否将1 MHz 信号输入到 SYSREFREQ 引脚?)。   

    在多个电路板上同步信号的理想方法是、同时将每个 LMX1204上的 SYSREFREQ_CLR 设置为高电平并持续几秒钟(足够长的时间来清除输出缓冲区、1-2秒应该可以解决问题)、然后将这两个设置为无效。 这会同步 CLKOUT 和 SYSREFOUT 信号、只要它们同时取消置位、它们就应相互同步(执行此操作之前、请确保启用同步功能并设置正确的 SYSREF 模式)。

    谢谢!

    Michael