This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2615-SP:PLLatinum 帮助

Guru**** 2550750 points
Other Parts Discussed in Thread: LMX2615-SP, LMK04832, LMK04832-SP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1463742/lmx2615-sp-help-with-pllatinum

器件型号:LMX2615-SP
主题中讨论的其他器件: LMK04832LMK04832-SP

工具与软件:

我的客户正计划在航天项目中使用 LMX2615-SP 为高速数据转换器计时。  他需要在11.520GHz 的频率下为 ADC 计时、这是 ADC 时钟输入规格。 客户尝试满足列出的28fs rms 抖动规格。

规格说明(1):固有抖动、从1Hz 积分至29GHz 范围内。

问题-此规格列为固有抖动。  我 不确定客户是否正确读取了此规格。  这到底是输入时钟的抖动要求吗?或者这是否代表 ADC 的附加抖动?  

假设他们确实需要具有一个具有28fs rms 抖动的时钟、以下是其 PLLatimum 噪声仿真的快照、其中采用无10 MHz 噪声参考时钟且 RMS 抖动超过 ADC 要求:

客户询问是否有 PLL 设置可以改善抖动。  我告诉他们增加 Fref、最好是200 MHz。 他们将尝试此功能、但仍想知道在10 MHz 可以做什么。  我能否帮助调整 Fref = 10MHz 和200 MHz 的 PLLatinum 结果、以优化 RMS 抖动。

客户还表示他们遵循我们的航天产品指南中的此 TI 模块、并在之前的非航天产品中遵循了此模块。  

他们希望我们建议在-166 MHz 范围内使用适合 LMK04832的航天级 VCXO? 他们在非太空设计中使用了 Crystek 的 VCXO。  

我建议 IFD 系统具有带有 VCXO 的 LMK04832-SP、它们可以清除10 MHz 基准并将200 MHz 频率输出到 LMX2615-SP、但他们仍然对具有10 MHz 和100 MHz 输入的抖动数据感兴趣。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mark:

    我不熟悉 ADC、不知道固有抖动的定义是什么。

    我们可以忽略使用10MHz 时钟合成器达到目标抖动的可能性。 这是因为 N 分频器会很大、并且会严重损害 PLL 噪声。 N 分频器将使 PLL 噪声增加20logN。

    为了更接近目标抖动、我们需要以高 fpd 打开宽的环路带宽。  

    凭借无噪声基准时钟、LMX2615可以实现45fs (1kHz 至20MHz)。

    我们都知道、 基准时钟也会给合成器带来噪声。 我们可以将参考时钟的相位噪声调整为合成器输出20log (fout/fin)。  

    如果我在仿真中插入100MHz Wenzel 时钟、抖动将增加2fs。

    这是 Wenzel 时钟相位噪声。

    我想我们没有使用过航天级 VCXO、我没有为您提供具体的器件型号。 我刚刚进行了谷歌搜索,下面的供应商有一些东西。

    https://q-tech.com/products/vcxo-products/vcxo-for-space/