This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLC3555-Q1:OUT 引脚问题

Guru**** 2554210 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1467426/tlc3555-q1-out-pin-questions

器件型号:TLC3555-Q1

工具与软件:

大家好、团队成员:  

我有关于 TLC35555QDRQ1的应用的问题

在某些情况下、我希望在不关闭器件的情况下将"OUT"引脚设置为低电平、

我可以将"RESET"引脚拉至 GND 吗?

将"CONT"引脚拉至 GND?

有没有其他任何引脚我可以上拉/下拉以使"OUT"引脚保持低电平?

 

谢谢!  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ohad:

    优先选择 RESET 低电平。 如果 CONT 移动得太远、内部比较器的共模范围就存在问题。  

    是否有任何其他可以上拉/下拉的引脚以便"OUT"引脚保持低电平?

    请查看数据表第一页的逻辑图。  R1复位具有使输出为低电平的最高优先级、其他引脚无关紧要。 TRIG 具有下一个优先级来使输出为高电平、所以如果不使用复位、TRIG 保持高电平、但是这并不能单独确保输出为低电平。 THRESH 具有使输出变为低电平的最低优先级、因此在不使用 RESET 时使 THRESH 和 TRIG 保持高电平。

    总之、RESET = LOW 或 TRIG 和 THRESH = HIGH 都将使输出为低电平。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ron:  

    感谢您的答复。

    有关"Disch"引脚的另一个问题、

    打开开关时、此引脚上的最大绝对电压是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ohad、

    在电气特性表中、以典型值支持15V。 建议 VDD 为18V。 因此18V 也应该没有问题。  

    数据表实际上并没有这么说、但绝对最大放电电压应为20V