This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828BEVM:当在 clk104射频附加卡中从 SFP 恢复时钟生成 DAC 参考时钟时、PLL1锁定失败

Guru**** 2381430 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1480296/lmk04828bevm-pll1-lock-fails-when-generating-dac-ref-clk-from-sfp-recovered-clk-in-clk104-rf-add-on-card

器件型号:LMK04828BEVM

工具与软件:

您好!

作为我们先前查询的后续、当我们使用来自另一个 ZCU208板的以太网恢复时钟进行 clkin2输入时、PLL 成功锁定。

但是、 当我们使用来自具有 GTH 收发器的 ZCU9EG FPGA 器件 的定制电路板的以太网恢复时钟并将其用作 ZCU208的 clkin2输入时、LMK 中的 PLL 锁定失败。

可能的原因是、从 Gty 和 GTH 恢复的时钟存在任何差异、如果第二种情况下的信号具有高抖动、如何在 LMK 配置中进行反向才能成功实现 PLL 锁定。

期待您的答复,谢谢