This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCLVP1102:差分输入电压规格

Guru**** 2381680 points
Other Parts Discussed in Thread: CDCLVP1102, LMK1D1208
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1481765/cdclvp1102-differential-input-voltage-specification

器件型号:CDCLVP1102
主题中讨论的其他器件: LMK1D1208

工具与软件:

 CDCLVP1102数据表将最大差分输入峰峰值电压列为1.5V。   图14显示了直流耦合 LVCMOS 作为 INP 的输入、INN 偏置为 LVCMOS 摆幅的1/2。  对于1.8V LVCMOS、这将导致一个1.8V{2*(Vinp - Vinn)}的差分输入峰峰值电压。   因此、该应用是否仅适用于1.5V 或更低的 LVCMOS?  (另请注意、当 VCC = 1.5V+5%时、将会超过最大值)。  或者1.5V 的最大输入电压是否不正确?

请注意、与 LMK1D1208数据表中的峰峰值差异明显为 2*(Vinp - Vinn)相比、CDCLPV1102数据表未明确定义"差分峰峰值电压"。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gary、  

    我们有针对 CDCLVCP1102 LVCMOS 输入的单独规格、见数据表中的表6.5:  

    差动输入的1.5Vpp 最大规格很可能不是会损坏器件的硬性限制、但它是我们能够保证输出性能的特性限制。 如果您有任何其他问题、请告诉我。  

    此致、  

    Connor