This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05028:如何将 PLL 与 DP83869的恢复时钟配合使用

Guru**** 2502205 points
Other Parts Discussed in Thread: LMK05028

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1483101/lmk05028-how-to-use-a-pll-with-the-recovered-clock-of-dp83869

器件型号:LMK05028
主题中讨论的其他器件: DP83869

工具与软件:

我有兴趣使用 LMK05028 (或类似的工具)通过从 DP83869 PHY 恢复的时钟来驱动 AM263P4AC 的时钟。 不过、在如何将  DP83869的 CLK_OUT (是3.3V 逻辑)连接到 LMK05028的输入上、我有点困惑、因为差分摆幅只能为2V? 您建议为恢复时钟使用电平转换器还是在 LMK05028的 INx_N 输入端具有基准电压?  

这里是系统的简化方框图

如果其他 PLL 芯片更适合此应用、我也愿意公开使用它们

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shivani:

    如果是 LVCMOS 3、3V、 可以直接连接到 IN0_P、因为它可以采用 LVCMOS。 将 INx_N 端接至 GND。

    如果 CLK_OUT 采用差分格式、则峰峰值摆幅最大为2V 您可以端接该电路以减小摆幅并执行 交流耦合。

    此致!

    Riley

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    但是、如果您向 IN0_P 发送3.3V 电压并且 INx_N 为 GND、则 Vdiff 将为3.3V、因此超出范围。 不过、我发现了这方面的信息、似乎我只需添加一个简单的分压器