This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS 全局断点触发延迟

Guru**** 2342480 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/code-composer-studio-group/ccs/f/code-composer-studio-forum/1290131/ccs-global-breakpoint-trigger-latency

CCS 如何实现多核调试的全局断点? 它是否使用实现的硬件 CTI 或软件? 例如、在 AM64上、我已将 A53-0、A53-1和 R5F-0配置为一个启用全局断点的组。 我想知道内核之间的断点触发延迟是多少? 例如、A53-0遇到一个断点、组中的 R5F 需要多长时间才能停止这个全局断点?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    [报价 userid="60021" url="~/support/tools/code-composer-studio-group/ccs/f/code-composer-studio-forum/1290131/ccs-global-breakpoint-trigger-latency ]我想知道内核之间的断点触发延迟是多少? 例如、A53-0遇到一个断点、组中的 R5F 在该全局断点停止需要多长时间?

    全局断点由器件上的特殊调试逻辑触发。 因此、该延迟可能因器件而异。 我会将该主题提请器件专家注意。

    谢谢