This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TI-JESD204-IP:TI-JESD204-IP

Guru**** 2387080 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1483283/ti-jesd204-ip-ti-jesd204-ip

器件型号:TI-JESD204-IP

工具与软件:

我已经开发了用于 JESD IP TX-RX 环回的测试台、并遇到了一个问题、即尽管将所有必要的输入驱动到 TX 模块、但输出仍保持高阻抗("Z")状态。

请您提供解决此问题的指导、我将不胜感激

当前状态:

  • 实施了 JESD IP TX-RX 环回的测试台。
  • TX 模块的所有输入都将根据需要被驱动。
  • 输出保持"Z"状态、指示可能存在接口或配置问题。

以下信号需要怀疑和澄清:

  • TX_SYNC_N 信号
    • 应该如何驱动该信号? 是否有特定的时序或逻辑要求?
  • TX_SYSREF 信号:
    • 此信号的预期行为是什么? 它应该是脉冲、连续的还是基于特定事件驱动的?

附加的波形:

  • 我附上了一个波形、显示了如何驱动输入、包括 TX_SYNC_N 和 TX_SYSREF。 检查这一点可能有助于确定输入信号模式是否存在问题。

所需支持:

  • 所需接口配置的说明。
  • 任何参考文档或设计示例。
  • 参考波形(如果可用)以验证信号行为。

请帮我解决这个问题。 期待您的支持和指导

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Hari、

    TI JESD IP 存档中包含为基于环回的测试而构建的参考设计。 例如、您可以使用 ZCU102*8b10b 设计进行此操作。 有关如何创建顶级测试台、强制时钟并连接环回信号的详细信息、请参阅 TI JESD IP 用户指南。 如果按照列出的复位序列进行操作、应该能够看到链路启动正常工作。 这也将解释 SYSREF 和 SYNCn 信号的行为。 SYSREF 可以是脉冲信号或周期信号。 如果是周期性的、则周期应为多帧周期的整数倍。 SYNCn 信号从接收器驱动到发送器、并且应从下一个多帧边界计时(以提供足够的设置)。

    在本例中、似乎您已将 IP 配置为仅 RX、因为所有 Tx 相关线路都未被驱动。  

    此致、
    阿米特