请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:VSP5324-Q1 主题中讨论的其他器件:VSP5324
工具与软件:
我对 VSP5324 ADC 有几个问题。 我正在尝试确定使用输入时钟的上升沿来捕获 D11是否可行(假设我在使用 LSB 优先模式、按字节、在 A out 上、和50MSPS 上)
查看数据表、第9页提供了时钟传播延迟的计算方法。
- 我没有看到任何表中定义的 ts。 是指 tsu、即数据设置时间吗?
- 在图1中、tPDI 与表6.8中的 tp 相同吗?
- tp 的定义是"输入时钟上升沿交叉到帧时钟上升沿交叉、10≤ƒS≤80MSPS 的双通道 LVDS"
- 对于输入时钟上升沿到帧时钟下降沿交叉、该值是否相同? 如图44所示、其中将会同时出现两个实例、我将更感兴趣
最坏情况下的 td 为11.8ns、这意味着无论 ts 是多少、tp 都至少为11.8ns。 50MSPS 具有20ns 周期、实际上每个时钟周期输出6位、因此位周期大约为3.33ns。 这样我就表示要采样错误的位、但图44使我看起来像是可以对上升沿进行采样并获得正确的位、因此我想确保我之前的想法是正确的。