This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] VSP5324-Q1:时钟传播延迟

Guru**** 2386600 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1485082/vsp5324-q1-clock-propagation-delay

器件型号:VSP5324-Q1
主题中讨论的其他器件:VSP5324

工具与软件:

我对 VSP5324 ADC 有几个问题。  我正在尝试确定使用输入时钟的上升沿来捕获 D11是否可行(假设我在使用 LSB 优先模式、按字节、在 A out 上、和50MSPS 上)

查看数据表、第9页提供了时钟传播延迟的计算方法。  

  • 我没有看到任何表中定义的 ts。  是指 tsu、即数据设置时间吗?  
  • 在图1中、tPDI 与表6.8中的 tp 相同吗?
  • tp 的定义是"输入时钟上升沿交叉到帧时钟上升沿交叉、10≤ƒS≤80MSPS 的双通道 LVDS"
    • 对于输入时钟上升沿到帧时钟下降沿交叉、该值是否相同?  如图44所示、其中将会同时出现两个实例、我将更感兴趣

 最坏情况下的 td 为11.8ns、这意味着无论 ts 是多少、tp 都至少为11.8ns。  50MSPS 具有20ns 周期、实际上每个时钟周期输出6位、因此位周期大约为3.33ns。  这样我就表示要采样错误的位、但图44使我看起来像是可以对上升沿进行采样并获得正确的位、因此我想确保我之前的想法是正确的。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Engineer42、

    感谢您发送编修!

    查看数据表后:

    • 我无法确认 Tsu 和 TS 是否相同。
    • 根据说明和图表、Tpdi 为 TP。
    • TP 仅在 START CLK 上升转换时描述、不在帧结束时描述。 假设否

    对于图44、请注意位时钟为 DDR、其中数据输出在位时钟的上升沿和下降沿有效。 该器件支持 DDR 和 SDR 模式(请参阅表30、寄存器46中的位 D4)。 第7.3.3节介绍了所有输出时钟选项(旨在简单地连接 FPGA/ASIC)。

    已连接的处理器应寻找位时钟边沿来移入位。 帧时钟的边沿可用于向数据路径指示新样本的开始、对于图44、这是帧时钟的上升沿和下降沿。

    如果您有任何其他问题、请告诉我!

    Shane