工具/软件:
您好、
我想确认 DAC 寄存器的可用更新周期。
我的客户希望同时更新8通道 DAC。
为了实现这一点、我知道用户需要写入八个 DAC 寄存器来存储所需的值、并在用户发送"LDAC"触发器对 DAC 模拟输出应用设置之后。
我想确认的是、遵循我的理解是正确的、可以实现最快的访问。
——
*用户使用50MHz (最大 SPI 时钟设置)作为 SPI 时钟、VIO = 2.7至5.5V。
*在这种情况下,1CH 的最快访问时间如下。
15ns (tcshigh 的最小值)+ 20ns (TCSS 的最小值)+ 20ns (1个50MHz 周期) x 24 (24位数据)+ 10ns (tcsh)或10ns (tsdih)的更长设置
= 525ns
要计算8个通道的总值、我们需要将8乘以上述值。
525 * 8 = 4200ns
最后、需要发送 LDAC 触发器
4200 + 525 =大约210kHz
——
您能否在上面确认我的理解是否正确?
(从 DAC 本身的角度来看、这是开源的。 无需考虑系统本身。)
此致、