This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS127L11:用于外部时钟的抖动清除器

Guru**** 2364370 points
Other Parts Discussed in Thread: ADS127L11, LMK3C0105
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1516824/ads127l11-jitter-cleaner-for-external-clock

器件型号:ADS127L11
Thread 中讨论的其他器件: LMK3C0105

工具/软件:

你(们)好
我们 打算 使用外部时钟运行 ADS127L11。 外部时钟源频率可在大约100ppm 的范围内调节。 该功能通过延长或减少单个时钟周期来实现。  换句话说:外部时钟源具有高达 tp +/-15ns 的大规模抖动。 为避免 ADC 性能下降、我考虑将 PLL 用作抖动清除器。 该项目成本非常关键。

您是否对可以使用哪种 PLL 器件有任何建议?  

还是您有其他想法、而不是使用 PLL 来解决这个问题?

感谢您的答复!

BR
返回

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Reto:

    ADS127L11不需要极低抖动的时钟、但+/-15ns 非常高、对于任何高于10Hz 的输入信号频率、都会降低性能。  在100kHz 输入下、最大建议值为10ps rms 抖动、但大多数时钟振荡器都可以满足此要求。

    LMK3C0105之类的器件肯定可以正常工作、而不是尝试清除此数量的抖动。  它集成了 BAW 振荡器、可以在 I2C 总线上使用分辨率为24b 的分数分频器来调整频率。

    此致、
    Keith Nicholas
    精密 ADC 应用