This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC63204:关于 VREF 引脚上的10kΩ 上拉电阻

Guru**** 2362840 points
Other Parts Discussed in Thread: DAC63204
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1519736/dac63204-about-the-10k-pull-up-resistor-on-the-vref-pin

器件型号:DAC63204

工具/软件:

1. DAC63204数据表显示了 VREF 引脚上的10kΩ 上拉电阻、但这个10kΩ 是否有任何基础?

目的可能是在上电时对 VREF 引脚产生延迟?

2.使用内部基准时、VREF 引脚上的10kΩ 上拉电阻器和旁路电容器是否有任何意义?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:  

    10k 上拉建议适用于不使用 VREF 而使引脚不悬空(我们通常不建议将任何输入保持悬空)的情况、仅当您使用 VREF 作为基准时才需要该电容器。  如果您使用 VREF 作为外部基准、则不需要上拉电阻。 您可以将其直接连接到用作参考的任何源。  

    只要所有通道都使用 VDD 或内部基准作为基准、我就没有注意到将 VREF 引脚悬空的性能差异。

    此致、

    凯蒂恩·琼斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    明白了、感谢您的答复。