工具/软件:
你好
我正在根据图中所示的拓扑设计一个数字接收器。 在混频器之后有一个 5 阶差分带通滤波器、其输出通过用作滤波器负载的 51 Ω 电阻器连接到运算放大器。 该滤波器具有 100 欧姆的输入和输出差分阻抗、可在第二奈奎斯特频带中运行。 ADC 时钟频率为 100MHz。
在分析了许多应用手册之后、我意识到有必要在 ADC 和运算放大器之间放置一个 RC 滤波器和电阻器、用于对信号进行直流偏移。但在第一奈奎斯特频带内工作时、考虑了 RC 滤波器。 对于第二奈奎斯特频带、如果我们还考虑到 RC 截止频率必须比工作频率上限高 6.5 倍、从而确保频率响应相等、则电容值将非常小。 我…对于 2、3、4 μ s 的情况 这种情况下使用了奈奎斯特频带、可使用略微不同的方法来解决该问题。
由于 ADC 为 4 通道、因此无法将运算放大器直接放置在输入端附近、在我的例子中、最大长度约为 37mm。
我的问题如下
1) 运算放大器和 ADC 之间的方案应是什么?如何计算元件值以实现最佳参数? 要获得最佳参数、应实现什么目标?
2) 当运算放大器和 ADC 在电路板上分开时、如何正确放置元件、线路阻抗应该是多少?
3) 在哪些情况下、所使用的 ADC 的输入电阻值是多少? 数据表 ADS6444 图 84 中提供了该值
4) 图中所示的我的总体方案的思想是否正确?