This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12D1600RB:如何使用 EXT_TRIG 通过 FPGA 触发外部?

Guru**** 2355770 points
Other Parts Discussed in Thread: ADC12D1600RB, WAVEVISION5, ADC10D1000
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1531963/adc12d1600rb-how-to-use-ext_trig-for-external-triggering-with-fpga

器件型号:ADC12D1600RB
主题中讨论的其他器件: WAVEVISION5ADC10D1000

工具/软件:

您好、

我正在使用 ADC12D1600RB 评估板、旨在使用实现外部触发 EXT_TRIG 输入信号。

我可以确认这一点 使用 WaveVision5 时、外部触发工作正常 —电路板正确响应该设置中的 EXT_TRIG 信号(启动时 adc10d1000_xc4vlx25_adc12d1600rfrb2.bit 被加载到 FPGA 中)。 但是,我想去 WaveVision5 所能提供的功能 ,特别是 增加最大触发频率 并更好地控制采集逻辑。 因此、我正在开发 定制 FPGA 设计

问题是:虽然 EXT_TRIG 被明确定义为 FPGA I/O 约束条件中的输入、但中提供的 Verilog 源 snac039.zip 似乎根本不使用此信号。 我找不到任何引用 EXT_TRIG 的逻辑来控制采样或触发。

我的问题是:

  • 有没有人在此电路板的定制 FPGA 设计中成功使用 EXT_TRIG?

  • 是否有任何参考示例显示如何将 EXT_TRIG 集成到采集控制中?

  • 如果没有、TI 的某人能否说明在 FPGA 设计中应如何处理 EXT_TRIG?

任何指导都将非常感谢!

谢谢、

杰罗姆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Jerome、

    请参阅我对您的问题的评论

    • 有没有人在此电路板的定制 FPGA 设计中成功使用 EXT_TRIG? RR:这是一个继承自 National Semiconductor 的非常旧的电路板、遗憾的是我们没有这方面的信息。  

    • 是否有任何参考示例显示如何将 EXT_TRIG 集成到采集控制中? RR:同上

    • 如果没有、TI 的某人能否说明在 FPGA 设计中应如何处理 EXT_TRIG? RR:让我看看内部是否有关于此问题的其他信息。 请给我几天时间回复。

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Jerome、

    我找到了这个 FPGA 源代码;这就是我们拥有的全部代码。 请理解、这是为了礼貌地提供给客户、我们不支持有关此固件的任何问题。

    此致、

    Rob

    e2e.ti.com/.../0383.FPGA-Source-Code-ADC1XDXXXXRB4-Version.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rob、

    非常感谢您发送 FPGA 源代码—我非常感谢。 这将非常有助于我即将进行的测试、并将为我节省大量时间。

    不用担心支持,我完全理解。

    此致、
    Jérôme μ s