This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12QJ1600:菊花链的 PLLREFO±要求

Guru**** 2359820 points
Other Parts Discussed in Thread: TSW12QJ1600EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1532442/adc12qj1600-pllrefo-requirements-for-daisy-chain

器件型号:ADC12QJ1600
主题中讨论的其他器件:TSW12QJ1600EVM

工具/软件:

尊敬的 exparts:

与 TSW12QJ1600EVM 配置一样、我们考虑使用第一级 ADC 的 PLLREFO +/-作为第二级时钟、以菊花链形式连接。 在这种情况下、第二级 ADC 的性能可能会根据 PLLREFO+/-的信号质量而变化。

问题 1: 是否存在任何允许第二级 ADC 与第一级 ADC 一样运行的限制或条件?
问题 2: 是否有任何数据:
第一级 ADC 的 PLLREFO+/-质量
CLK+/- 可接受第二级 ADC 的质量(延迟量,抖动等)

此致、
Hiromu