This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC39RF10EVM:无法使用 TI JESD IP 和 ZCU102 示例设计建立 JESD 链路

Guru**** 2386620 points
Other Parts Discussed in Thread: DAC39RF10EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1532832/dac39rf10evm-unable-to-get-jesd-link-up-with-ti-jesd-ip-and-zcu102-example-design

器件型号:DAC39RF10EVM

工具/软件:

您好:

我想得到一些帮助、帮助获取 ZCU102 和 DAC39RF10EVM 之间的 JESD 链路。 我过去使用过 Xilinx JESD IP、并且熟悉了所涉及的协议和信号。

我将生成一个连接到 DAC 评估板的 LMX SMA 连接器的 10.24GHz 时钟。  

使用最新版本的 TI GUI、我将器件配置为 4 个 IQ 流、8 倍插值、8b10b 编码和 1 级(使用 SYNC)。 这将给我和 LMFS 为 8422。

我将交叉开关配置为默认 FMC 连接(我使用 TI FMC+转 FMC 适配器板将 DAC 板连接到 ZCU)。 当我配置时钟并点击 INITIALIZE 链接时、我会看到串行器/解串器 PLL 显示为 LOCKED、但 SYNC 和 LINK 指示器为红色。

在 ZCU 方面、通过使用设计中的 ILA、我可以看到系统参考信号具有正确的频率、通过推导、我确认 FPGA 正在获取正确的逻辑 160MHz 时钟。 但是、无论什么情况、我都不会看到同步信号的低脉冲、更令人担忧的是、qpll 锁定位从不会置位、因此千兆位收发器实际上不会发送数据。 我已经确认 IP 已设置为仅发送模式、8 个通道、相同的 LMFS 配置以及 8b10b 模式。

如果您能提供任何帮助来解决此问题、我们将不胜感激。 请随时询问更多详细信息。

此致、

Juan Escobedo 博士

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Juan、  

    是否确定默认交叉开关与 ZCU102 配合使用是正确的? 如果 ZCU102 使用 VITA FMC 标准、我会将横杆更改为“FMC 标准“。 这会将您正在使用的 8 个通道映射到 FMC 连接器上的低 8 个通道。 反转也将正确、并按顺序在 FMC 连接器上使用 DP0 至 DP7。  

    此致、  

    马特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Matt。 感谢您的答复。 是的、这正是我要做的、但仍然无法建立链路。 使用默认 FMC 连接时、将交叉开关设置为“FMC 标准“就是我的意思。

    我仔细检查了时钟生成情况、现在我可以看到 GUI 上的 SerDes PLL 和 VIO 上的 QPLL 锁定位均已置位、但链路仍断开。  

    我以前使用 Xilinx IP 有过类似的体验、这是设备的复位序列、IP 和发送 sysref 脉冲的问题、但我无法确定此设置的顺序。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Juan、  

    您是否尝试使用 SYSREF 设置子类 1 操作?  

    此致、  

    马特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Matt、

    是的。 我刚刚尝试将 EVM GUI 上的设置更改为子类 0、使用 Vivado 中的 VIO MASTER_REST_n 引脚复位 IP 设计、然后点击 GUI 上的“turn up link“、但仍然不会执行任何操作。 我不知道是否需要更改 Vivado 设计上的其他设置以将设计切换到子类 0。

    Juan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此外、我可以看到 ILA 上的 ILA_TX_DATA_READY 位始终为低电平。