This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3171EVM:关于 CDCE62005's PRI_REF-偏置评估板中的说明's 原理图

Guru**** 2492245 points
Other Parts Discussed in Thread: DAC3171EVM, CDCE62005

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1533012/dac3171evm-clarification-on-cdce62005-s-pri_ref--biasing-in-the-eval-board-s-schematic

器件型号:DAC3171EVM
Thread 中讨论的其他器件: CDCE62005

工具/软件:

大家好:

在查看 DAC3171EVM 的原理图时、我注意到了  PRI_REF-  的输入  CDCE62005  最大电流  2V 。 根据 CDCE62005 数据表、针对  LVCMOS 输入 建议绑定  PRI_REF-  1-kΩ 电阻器接地。

这种不一致导致了我最后的一些困惑 有人请确认以下几点:

  1. 是 DAC3171EVM 的外部时钟源  LVCMOS
  2. 如果是、原因是什么  PRI_REF-  不会根据数据表建议下拉至地?

此致、

Anthony。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Anthony:

    PRE_REF-实际上可在 LVPECL 输入和接地之间进行选择。  EVM 设置为不是 LVCMOS、而是 LVPECL 输入、因此 PRI_REF+上的交流耦合、PRI_REF-上的直流失调电压设置为 2V。  此配置仍允许外部 LVCMOS 输入。

    此致、

    Geoff

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢您、Geoff、

    我假设输入为 LVCMOS、因为只有一个 SMA 连接器用于  PRI_REF+  这表明使用单端配置。 可能会有所帮助  LVPECL  (差分信号),这意味着我需要使用平衡 — 非平衡变压器或类似的元件来组合差分 LVPECL 信号、然后再将其馈入  PRI_REF+

    此致、

    Anthony。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Anthony:

    否、只有单个输入、您只需发送 LVCMOS 信号。  输入配置为单端、但负极侧设置为 LVPECL 共模、因此可使用单端信号。

    此致、

    Geoff