This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC3484:pll_lfvolt 卡在 3.3V 上

Guru**** 2490905 points
Other Parts Discussed in Thread: CDCE62005, DAC3484

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1539352/dac3484-pll_lfvolt-is-stuck-on-3-3v

器件型号:DAC3484
Thread 中讨论的其他器件:CDCE62005

工具/软件:

您好:

我在 PCB 上使用 DAC3484 时遇到一些困难。 我使用的系统是一个可连接到 PCB 的 FPGA 卡、其中包含两个 DAC3484 和一个为其提供时钟的 CDCE62005。  

目前我想解决一个具体问题、PLL 没有锁定。 我尝试了 N、M、P 和 VCO_TUNING_BIT 的各种组合。 示例如附图所示:

我通过 FPGA 卡与模块进行通信、我熟悉这样一个事实、即 N 应该写为 N-1 并写入 DAC(当我想插入 8 时、我在 config25 中将 7 发送到 PLL_n 寄存器)。

当我检查 reg5 时会得到 0x0060/0x0020、这意味着 ALARM_FROM_PLL 是唯一开启的警报位、ATEST 到 TXENABLE 正常。 我获得了推荐的外部环路滤波器通过 DAC 的 A1 引脚连接。

我的 DAC 为版本 100b、因此我检查 PLL_lfvolt 以了解是否已锁定、但无论我提供的 PLL 值如何、它都会获得 111b。
如果有人遇到类似问题、请分享您对此问题的解决方法的知识。

Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Tomer、

    您能否澄清一下 ATEST 到 TXENABLE 的意思?  您认为所有内部电源网都在电源规格范围内吗?

    、ATEST 通过 TXENABLE 运行良好。 我获得了通过 DAC 的 A1 引脚连接的推荐外部环路滤波器。

    您使用的 VCO 调优代码是什么? 对于 3500MHz、应使用大约 21 个代码

    您是否会在调试过程中断开外部环路滤波器并改用双电荷泵模式?