工具/软件:
AD 转换器 ADS52J65 紧急帮助请求。 PHY 之后无模拟数据/测试信号
我们使用连接到 ADS52J65 芯片的 Xilinx UltraScale+ FPGA 在自己的定制 PCB 上工作、努力尝试在 FPGA PHY 衍生化 IP 之后接收任何数据。
我们迄今取得的成就:
1、ADC 在所有必要电压 (1、15V 和 1、8V) 下均正常供电
2. ADC 正确复位并由寄存器设置值馈送。
3. FPGA 中的反串行化 IP 接收适当的 JESD204 “CGS"阶段“阶段 K28.5 符号(当然在 10b/8b 解码之后)
4.使用所有 R、A、Q 和 C LINK 配置字节成功通过 JESD204 “ILAS"阶段“阶段。
5. JESD204 同步信号高且稳定。
但在 ILAS 阶段结束后、无论我们从模拟设置默认 ADC 数据、FPGA PHY 数据输出始终为零
S/H 器件或设置任何 ADC 测试模式(RAMP、ALL “1",“,0xAA、0xAA 0x55 切换等)。 解调器部分被禁用、强制直接运行
根据数据集将 ADC/TEST 数据转发到 ADC 的 JESD 串行化部分。 在 FPGA PHY 输出上、我们可以看到
链路层测试模式、例如通道对齐序列的重复传输。
当我们清除 TRANSMIT_LAYER_TESTMODE_EN 位时、在 CGS 和 ILAS 阶段之后、我们应该看到的任一原始样本
模拟数据或所选的 ADC 测试模式取决于 EST_PAT_MODES 寄存器设置、但我们在写入后变为零
ILAS 相位。 FPGA JESD204 IP(遵循 PHY IP)显示所有状态和同步信号正常。
请帮助我们克服这种奇怪的行为! 我们是否错过了如此重要的设置或寄存器设置?
Thaank 你在 advane 所有你的客户支持和等待快速依赖.
此致
Wojciech Lesniak