This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC39J84:链路层测试失败、出现视差错误

Guru**** 2489685 points
Other Parts Discussed in Thread: DAC39J84

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1548449/dac39j84-link-layer-test-failing-with-disparity-error

器件型号:DAC39J84


工具/软件:

您好 TI 支持部门、
    我目前正在尝试使包含 Xilinx FPGA 和 DAC39J84 的系统的链路层测试有效。

    我成功地完成了重复的 ILA 测试。

    不过、对于重复的 K28.5 测试、我一直在通道 0 警报寄存器(即寄存器 0x64 位 8 = 8b/10b 视差错误)上收到视差错误。  
    同样、对于通道 1。

    我只为这些测试配置了寄存器 Config74、根据我的理解、这只是必需的。

    我是否缺少此特定测试的任何其他配置?

    谢谢你。

此致、
Tai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    问题出在我们的 FPGA 端配置上。 更正后、测试开始运行。