This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC12DJ5200-SP:8 位模式问题

Guru**** 2484615 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1552600/adc12dj5200-sp-issues-with-8-bit-mode

部件号:ADC12DJ5200-SP


工具/软件:

大家好!

我的客户 Olivia 有一个问题。

“关于 8 位模式 (JMODE 5)。 我们正在探索这种低功耗选项、以及从 ADC 到 FPGA 需要较低通道速率的器件。 在测试过程中、我们从 FPGA 采集“原始“ADC 数据、因此发现了一些奇怪的行为。 在下面的屏幕截图中、您可以清楚地在~5MHz 处看到正弦波。 但是、在放大波形后、您可以看到构成正弦波的不连续点。 一旦通过 FFT、这会导致光谱图不佳。

我们在 JMODE0 (12 位、8b/10b) 和 JMODE40 (12 位、64b/66B) 处验证了设计。 您的团队是否有关于在 8 位模式下调试此问题的提示? 对于我们需要关注的帧或数据排序、是否有任何注意事项?“

谢谢、
Lauren

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Lauren:

    您能否建议客户提供以下信息来帮助我们调试问题?

    1) 这是 TI EVM 还是您自己的电路板设计?

    2) 采样率是多少?

    3) 请提供测量设置的图片或方框图?

    4) 数据是连续采样还是非相干采样?

    此致、

    Rob