工具/软件:
大家好。
在处理系统(连接到具有多个模块(包括两个 ti DAC3484) 的)的 PCB 的 Avnet Microzed 卡)时、我在数据路径中获得了额外的相位噪声。
在使用零数据并测试 DAC 的 NCO 模块时、我注意到 NCO 中存在相位增加。 我的时钟配置为:
F_DACCLK = 1GHz、插值= 8、DATACLK = 125MHz、f_OSTR = 15.625MHz、SYNC 关闭、 F_FRAME=MCU 7.8125MHz。
处理零数据时、这是我的 DAC 配置:
配置 CONFIG0 = 0x349F
配置 CONFIG2 = 0xF052
配置 CONFIG18 (PHASE_offsetAB (15:0))= 0x0000
配置 CONFIG19 (PHASE_offsetAB (15:0))= 0x0000
配置 CONFIG20 (PHASE_addAB (15:0))= 0x3333
配置 CONFIG21 (PHASE_addAB (31:16))= 0x3333
配置 CONFIG22 (PHASE_addCD (15:0))= 0x3333
配置 CONFIG23 (PHASE_addCD (31:16))= 0x3333
配置 CONFIG24 = 0x280B(PLL 被旁路)
配置 CONFIG25 = 0x6074
配置 CONFIG26 = 0x7820(PLL 睡眠)
配置 CONFIG27 = 0x0800
配置 CONFIG330 = 0x9999
配置 CONFIG31 = 0xAA90
配置 CONFIG32 = 0xCC00
我从我的范围获得了一些快照:


在查看 DAC3484 数据表时、我希望 NCO 在两条路径 (AB 和 CD) 内彼此相差 90 度的信号输出。
为什么获得这个相位偏移?
提前感谢您、
Tomer